首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的GNSS接收机抗干扰的设计
引用本文:何訸,张旭东. 基于FPGA的GNSS接收机抗干扰的设计[J]. 火控雷达技术, 2012, 0(4): 62-67
作者姓名:何訸  张旭东
作者单位:电子科技大学,成都,611731
摘    要:由于到达地面的GNSS信号很微弱,导致GNSS接收机极易受到干扰。特别是在作战时,敌方发射的强干扰对GNSS接收机影响很大,如果不施以抗干扰措施,接收机将无法正常工作。本文提出了频域——空域联合抗干扰的技术方案,仿真结果表明频域——空域联合抗干扰的算法比频域抗干扰算法和空域抗干扰算法性能更优越,在FPGA中用Verilog语言实现了该联合域抗干扰的算法。

关 键 词:全球导航卫星系统  抗干扰  FPGA

Anti-jamming Design of FPGA-based GNSS Receiver
He He,Zhang Xudong. Anti-jamming Design of FPGA-based GNSS Receiver[J]. Fire Control Radar Technology, 2012, 0(4): 62-67
Authors:He He  Zhang Xudong
Affiliation:(University of Electronic Science and Technology of china,Chengdu 611731)
Abstract:
Keywords:global navigation satellite system(GNSS)  anti-jamming  FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号