基于CPLD的高速面阵CCD驱动电路设计 |
| |
引用本文: | 孔渊,王世勇,崔洪洲,周起勃. 基于CPLD的高速面阵CCD驱动电路设计[J]. 半导体光电, 2003, 24(5): 363-366 |
| |
作者姓名: | 孔渊 王世勇 崔洪洲 周起勃 |
| |
作者单位: | 中国科学院上海技术物理研究所,上海,200083 |
| |
摘 要: | 着重介绍了基于CPLD来设计产生高速面阵IA-D1CCD芯片复杂驱动时序和整个CCD相机的电子系统控制逻辑时序。同时采用CCD视频处理专用集成芯片处理CCD输出信号,提高了图像信噪比,改善了图像质量。使用结果表明:该硬件电路结构简单、成本低廉、可靠性高、功耗较低,并满足了工程项目小型化的要求。
|
关 键 词: | 电荷耦合器件 可编程逻辑器件 驱动电路 CCD视频处理专用集成芯片 |
文章编号: | 1001-5868(2003)05-0363-04 |
修稿时间: | 2003-03-18 |
Design of CPLD-based High Speed Area Array CCD Driving Circuit |
| |
Abstract: | |
| |
Keywords: | charge coupled device programmable logic device driving circuit specific integrated circuit for CCD |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|