基于FPGA的高速数据采集同步技术实现 |
| |
作者姓名: | 魏欣 孙玥 |
| |
作者单位: | 南京信息职业技术学院,江苏省南京市210023 |
| |
摘 要: | 数据采集合并系统是数字化变电站中电子式互感器和二次设备之间的重要接口,针对其多任务、大流量、高可靠性和强实时性等要求,本文提出了一种基于FPGA的高速数据采集合并系统设计方案。系统利用FPGA的快速数据处理能力,实现了多任务、大流量并行处理以及多路采样信号的实时同步,节省了通信开销,增强了实时性。系统可并行处理最多16路数据任务,总数据吞吐率可达50Mb/s,系统平均延时低于1us,均高于国家标准。本系统已装备某型电力设备,投入应用。
|
关 键 词: | FPGA 数据采集 差值同步 |
本文献已被 维普 等数据库收录! |
|