首页 | 本学科首页   官方微博 | 高级检索  
     

一种固定下降沿的高精度时钟占空比调整电路
引用本文:杜振场,殷勤,吴建辉,潘开阳.一种固定下降沿的高精度时钟占空比调整电路[J].微电子学,2007,37(5):739-743.
作者姓名:杜振场  殷勤  吴建辉  潘开阳
作者单位:东南大学,国家专用集成电路系统工程技术研究中心,南京,210096
摘    要:提出了一种基于连续时间积分器的高精度占空比调整电路,利用积分电压控制倒相器上升沿延迟,并进一步通过触发器合成50%占空比时钟。电路采用CMOS0.35μ m2P4M混合电路工艺实现。后仿结果表明,该电路能将30%~70%占空比的输入时钟自动调整至50%±0.2%。电路结构简单,芯片面积约为0.18mm×0.12mm,仿真功耗仅为0.2~0.4mW。该调整方法本身受电路、工艺失配影响小,且调整过程中保持调整前后下降沿对齐,便于与锁相环或延迟锁相环结合,进一步在调整占空比的同时,改善输出时钟的其他性能。

关 键 词:占空比调整电路  固定下降沿  连续时间积分器  施密特触发器
文章编号:1004-3365(2007)05-0739-05
修稿时间:2007-02-14

High Precision Duty Cycle Corrector with Fixed Falling Edge
DU Zhen-chang,YIN Qin,WU Jian-hui,PAN Kai-yang.High Precision Duty Cycle Corrector with Fixed Falling Edge[J].Microelectronics,2007,37(5):739-743.
Authors:DU Zhen-chang  YIN Qin  WU Jian-hui  PAN Kai-yang
Affiliation:National ASIC System Engineering Research Center, Southeast University , Nanjing 210096, P. R. China
Abstract:
Keywords:Duty cycle corrector  Fixed falling edge  Continuous-time integrator  Schmitt trigger
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号