首页 | 本学科首页   官方微博 | 高级检索  
     

DES密码电路的抗差分功耗分析设计
引用本文:韩军,曾晓洋,汤庭鳌.DES密码电路的抗差分功耗分析设计[J].半导体学报,2005,26(8):1646-1652.
作者姓名:韩军  曾晓洋  汤庭鳌
作者单位:复旦大学专用集成电路与系统国家重点实验室 上海200433 (韩军,曾晓洋),复旦大学专用集成电路与系统国家重点实验室 上海200433(汤庭鳌)
基金项目:上海市重点实验室基金 , 国家自然科学基金
摘    要:提出一种互补结构的寄存器电路设计方案,用于减小DES加密电路的差分功率信号,防御差分功耗分析.提出了一种误导攻击者的干扰电路,在保证加密电路安全等级的前提下,大幅度降低了电路的硬件开销.为节约成本与缩短设计周期,文中使用了一套高效的抗攻击电路的设计流程.

关 键 词:差分功耗分析  互补结构  抗攻击电路  DES
文章编号:0253-4177(2005)08-1646-07
收稿时间:2004-10-05
修稿时间:2005-03-17

VLSI Design of Anti-Attack DES Circuits
Han Jun,Zeng Xiaoyang,Tang Ting''''ao.VLSI Design of Anti-Attack DES Circuits[J].Chinese Journal of Semiconductors,2005,26(8):1646-1652.
Authors:Han Jun  Zeng Xiaoyang  Tang Ting'ao
Abstract:A complement register structure is proposed for a DES circuit.The structure can reduce the differential power signal of a DES circuit and lead to the failure of differential power analysis.A circuit design,which can mislead the attacker,is also presented.The circuit can ensure a high enough security level with reasonable area and power consumption.To save time and money,an effective design flow for an anti-attack circuit is also discussed.
Keywords:differential power analysis  complement structure  anti-attack circuit  DES
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号