首页 | 本学科首页   官方微博 | 高级检索  
     

片上逻辑分析仪的设计
引用本文:张小林,姜大力,李华旺,杨根庆. 片上逻辑分析仪的设计[J]. 计算机测量与控制, 2008, 16(3): 430-432
作者姓名:张小林  姜大力  李华旺  杨根庆
作者单位:中国科学院,上海微系统与信息技术研究所,上海,200050;中国科学院研究生院,北京,100039;中国科学院,上海微系统与信息技术研究所,上海,200050
基金项目:上海市科委国际合作资助项目(052207046)
摘    要:提出了一种用在FPGA上实现的片上逻辑分析仪的设计方案;随着FPGA的规模的增大,在其内部可以实现复杂的SoC设计,但是I/O端口数量有限,采用VHDL设计,可以在源代码级插入到设计中,这也使得它与FPGA的器件类型和开发软件保持独立,它可以对FPGA内部的任何信号和复杂的事件进行追踪,采样的结果保存在通过片上的同步RAM实现的循环跟踪缓存区,通过AMBAAPB总线接口完成对触发引擎控制和缓存区的读写;这种实现方案的逻辑分析仪占用资源小,可以达到的频率高,可广泛应用到基于AMBA总线的SoC设计中;最后,对可改进的方向进行了分析。

关 键 词:片上逻辑分析仪  APB  星载计算机
文章编号:1671-4598(2008)03-0430-03
修稿时间:2007-08-22

Design for on-chip Logic Analyzer
Zhang Xiaolin,Jiang Dali,Li Huawang,Yang Genqing. Design for on-chip Logic Analyzer[J]. Computer Measurement & Control, 2008, 16(3): 430-432
Authors:Zhang Xiaolin  Jiang Dali  Li Huawang  Yang Genqing
Affiliation:1(1.SIMIT,Chinese Academy of Sciences,Shanghai 200050,China;2.Postgraduate School,Chinese Academy of Sciences,Beijing 100039,China)
Abstract:
Keywords:on-chip logic analyzer  APB  on-board computer
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号