首页 | 本学科首页   官方微博 | 高级检索  
     

高速串行数据传输链路中固定延时设计
引用本文:邓彬伟,刘天宽. 高速串行数据传输链路中固定延时设计[J]. 测控技术, 2016, 35(2): 44-47. DOI: 10.3969/j.issn.1000-8829.2016.02.012
作者姓名:邓彬伟  刘天宽
作者单位:1. 湖北理工学院电气与电子信息工程学院,湖北黄石435003;南卫理公会大学物理系,美国得克萨斯州达拉斯75275;2. 南卫理公会大学物理系,美国得克萨斯州达拉斯75275
基金项目:湖北省自然科学基金(2014CFC1093)
摘    要:在高能物理实验中,由于需要预测数据传输时间,触发器和高速数据传输系统需要具有固定延时的串行链路.然而,当前嵌入在最新一代可编程逻辑门阵列(FPGA)中的高速收发器通常是不带固定延时能力的.给出了基于LOCic编解码器的固定延时传输设计.讨论了LOCic解码器中帧头位置鉴别寄存器与数据串行传输相位延时间的关系.实验和测试结果表明给出的固定延时设计简单,可靠可行.

关 键 词:高速串行链路  LOCic  固定延时  FPGA

Design of Fixed-Latency for High-Speed Serial Data Links
DENG Bin-wei,LIU Tian-kuan. Design of Fixed-Latency for High-Speed Serial Data Links[J]. Measurement & Control Technology, 2016, 35(2): 44-47. DOI: 10.3969/j.issn.1000-8829.2016.02.012
Authors:DENG Bin-wei  LIU Tian-kuan
Abstract:In high energy physics (HEP) experiments,the trigger and data acquisition system requiring a predictable data transfer timing need the fixed-latency serial links.However,at present,the high-speed transceivers embedded in the latest generation FPGAs are typically designed for applications without fixed latency.The scheme of the serial link with fixed latency based on LOCic encoder and decoder is proposed.The relation between the frame header position identification register value in the LOCic decoder and latency phase is also discussed.Experimental and test results show that the fixed latency of the link is stabile and valid.
Keywords:high-speed serial data links  LOCic  fixed latency  FPGA
本文献已被 万方数据 等数据库收录!
点击此处可从《测控技术》浏览原始摘要信息
点击此处可从《测控技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号