OBS边缘节点接收调度模块的硬件实现 |
| |
引用本文: | 戴睿,胡钢,李扬. OBS边缘节点接收调度模块的硬件实现[J]. 电子科技大学学报(自然科学版), 2004, 33(6): 690-693,705 |
| |
作者姓名: | 戴睿 胡钢 李扬 |
| |
作者单位: | 电子科技大学,宽带光纤传输与通信网技术教育部重点实验室,成都,610054;电子科技大学,宽带光纤传输与通信网技术教育部重点实验室,成都,610054;电子科技大学,宽带光纤传输与通信网技术教育部重点实验室,成都,610054 |
| |
基金项目: | 国家高技术研究发展计划(863计划) |
| |
摘 要: | 给出了一种用于光突发交换网络中边缘节点接收调度模块的电路实现方案。该方案以基于虚拟输出队列机制的公平、高效的交换开关仲裁算法-输入串行为核心,利用两片高速现场可编程门阵列芯片,同时进行6路千兆光突发交换网络数据的接收、交换以及以太网封装。六路数据完全独立,并且两片现场可编程门阵列芯片之间可以相互通信。
|
关 键 词: | 调度 仲裁算法 交换 变长输入串行轮询 光突发交换 虚拟输出队列 |
收稿时间: | 2004-07-09 |
Hardware Implementation of the Scheduling Module in OBS Edge Node Receiver |
| |
Affiliation: | 1.Key Laboratory of Brodband Optical Fiber Transmission and Communication Networks UEST of China,Ministry of Education Chengdu 610054 |
| |
Abstract: | In this paper, a hardware implementation scheme of the scheduling module in Optic burst switching(OBS) edge node receiver is presented. Input serial polling(ISP), which is based on virtual output queuing(VOQ) mechanism, is a kind of fair and high-performance algorithm for crossbar arbitrating. Focused on ISP, the design allows receiving, switching and Ethernet-assembling for 6 routs of 1 000M-OBS data with two high-speed FPGA chips. The 6 routs of data mentioned above are totally independent, and there exists communication between two FPGA chips. |
| |
Keywords: | |
本文献已被 维普 万方数据 等数据库收录! |
| 点击此处可从《电子科技大学学报(自然科学版)》浏览原始摘要信息 |
|
点击此处可从《电子科技大学学报(自然科学版)》下载全文 |
|