首页 | 本学科首页   官方微博 | 高级检索  
     

全集成低噪声CMOS宽带分数分频频率综合器
引用本文:柴路,闵昊.全集成低噪声CMOS宽带分数分频频率综合器[J].固体电子学研究与进展,2010,30(2).
作者姓名:柴路  闵昊
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,201203
摘    要:设计了一款应用于CMMB数字电视广播接收的全集成低噪声宽带频率综合器。采用三阶ΣΔ调制器小数分频器完成高精度的频率输出,使用仅一个低相位噪声的宽带VCO输出频率范围覆盖900~1 600 MHz,产生的本振信号覆盖UHF的数字电视频段(470~790 MHz)。设计中的频率综合器能在所有的频道下保证环路的稳定以及最小的环路性能偏差。测试结果表明,整个频率综合器的带内相位噪声小于-85 dBc/Hz,并且带外相位噪声在1MHz时均小于-121 dBc/Hz,总的频率综合器锁定时间小于300μs。设计在UMC 0.18μm RFCMOS工艺下实现,芯片面积小于0.6 mm2,在1.8 V电源电压的测试条件下,总功耗小于22 mW。

关 键 词:数字电视  全集成  低噪声  频率综合器
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号