首页 | 本学科首页   官方微博 | 高级检索  
     

JPEG2000中算术编码的VLSI结构设计
引用本文:乔世杰, 樊炜, 高勇,. JPEG2000中算术编码的VLSI结构设计[J]. 电子器件, 2008, 31(2): 492-495
作者姓名:乔世杰   樊炜   高勇  
作者单位:西安理工大学电子工程系,西安,710048;西安理工大学电子工程系,西安,710048;西安理工大学电子工程系,西安,710048
摘    要:算术编码算法对于无损数据压缩是一种非常有效的方法,它已经被JPEG2000标准所采用.通过研究JPEG2000标准中的算术编码算法,设计了一种算术编码器的VLSI结构.该设计用Verilog语言进行了RTL级描述,然后用Modelsira对电路进行了仿真,经Quartus综合以后在FPGA上进行了验证.实验表明,在Ahera的芯片EP2C35F672C8上,该设计最高工作时钟可达63.37 MHz,可以作为IP核应用于JPEG2000图像编码芯片中.

关 键 词:无损数据压缩  JPEG2000  算术编码器  FPGA
文章编号:1005-9490(2008)02-0492-04
修稿时间:2007-01-09

VLSI Architecture of Arithmetic Coding in JPEG2000
QIAO Shi-jie,FAN Wei,GAO Yong. VLSI Architecture of Arithmetic Coding in JPEG2000[J]. Journal of Electron Devices, 2008, 31(2): 492-495
Authors:QIAO Shi-jie  FAN Wei  GAO Yong
Affiliation:QIAO Shi-jie,FAN Wei,GAO Yong(Electronic Department of Xi'an University of Technology,Xi'an 710048,China)
Abstract:arithmetic coding algorithm is an efficient technique for lossless data compression,which has been adopted in JPEG2000 standard.The algorithm is studied,then the VLSI architecture is proposed to implement the arithmetic coder which can be easily implemented by hardware.The Verilog HDL coding of the arithmetic cosing is designed and simulated with Modelsim,the coder is then verified with FPGA.Experimental result shows that the encoder can work up to 63.37 MHz on Altera's EP2C35F672C8.This architecture can be...
Keywords:lossless data compression  JPEG2000  arithmetic coder  FPGA  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号