首页 | 本学科首页   官方微博 | 高级检索  
     

数据全并行FFT处理器的设计
引用本文:谢应科,付博.数据全并行FFT处理器的设计[J].计算机研究与发展,2004,41(6):1022-1029.
作者姓名:谢应科  付博
作者单位:中国科学院计算技术研究所,北京,100080
基金项目:国家自然科学基金重大项目 ( 698962 5 0 ),国家自然科学基金项目 ( 60 3 0 3 0 17),中国科学院计算技术研究所青年基金项目( 2 0 0 162 80 2 )
摘    要:讨论了基4和混和基算法的FFT处理器设计问题,提出的操作数地址映射方法充分利用了FFT算法本身的同址性质,能同时提供蝶形运算所需的4个操作数,具有最大的数据并行性,按照旋转因子存放规则,蝶形运算所需的3个旋转因子地址相同,且寻址方式简单,运算部件采用3个乘法的复数运算算法,有效减少了运算部件的大小,它既可以作基4蝶形运算,也可以同时进行2个基2蝶形运算.采用Altera公司的EP200K400E,工作频率达到89MHz,1024点16位复数FFT需要14.1μs,4096点需要67μs。

关 键 词:快速傅里叶变换(FFT)  FFT处理器

Design and Implementation of High Throughput FFT Processor
XIE Ying,Ke and FU Bo.Design and Implementation of High Throughput FFT Processor[J].Journal of Computer Research and Development,2004,41(6):1022-1029.
Authors:XIE Ying  Ke and FU Bo
Abstract:
Keywords:fast Fourier transform  FFT processor
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号