首页 | 本学科首页   官方微博 | 高级检索  
     

基于并联开关的低电压低功耗电流型CMOS电路设计
引用本文:沈继忠, 邵志龙, 蒋征科. 基于并联开关的低电压低功耗电流型CMOS电路设计[J]. 电子与信息学报, 2004, 26(8): 1325-1331.
作者姓名:沈继忠  邵志龙  蒋征科
作者单位:浙江大学信息与电子工程学系,杭州,310028;浙江大学信息与电子工程学系,杭州,310028;浙江大学信息与电子工程学系,杭州,310028
摘    要:该文提出了一种电流型CMOS电路的并联开关结构,使得电流型CMOS电路能在较低的电源电压下工作,因而可以实现电路的低功耗设计,同时在相同的电源电压下,采用并联开关结构的电路比相应的串联开关电路具有更快的速度,PSPICE模拟证明了采用并联开关结构设计的电路能在较低的电源电压下工作,并具有较小的电路延时。

关 键 词:电流型CMOS电路   阈运算   并联开关   多值逻辑
文章编号:1009-5896(2004)08-1325-07
收稿时间:2003-01-21
修稿时间:2003-01-21

Design of Low Voltage Low Power Current-Mode CMOS Circuits Based on Parallel Switches
Shen Ji-zhong, Shao Zhi-long, Jiang Zheng-ke. Design of Low Voltage Low Power Current-Mode CMOS Circuits Based on Parallel Switches[J]. Journal of Electronics & Information Technology, 2004, 26(8): 1325-1331.
Authors:Shen Ji-zhong  Shao Zhi-long  Jiang Zheng-ke
Affiliation:Dept. of Info. Sci. & Electron. Eng., Zhejiang Univ., Hangzhou 310028 China
Abstract:A novel current-mode CMOS parallel structure is proposed. This parallel switch structure allows current-mode CMOS circuits to perform under lower source voltage which makes low power consuming possible. Beside, the current-mode circuits based on the proposed parallel structure have smaller propagation delay time than its counterpart which use cascade switches under the same source voltage. PSPICE simulation proves that circuits designed with the proposed structure can perform under low source voltage while holding short propagation delay time.
Keywords:Current-mode CMOS circuits   Threshold operation   Parallel switches   Multivalued logic
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子与信息学报》浏览原始摘要信息
点击此处可从《电子与信息学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号