首页 | 本学科首页   官方微博 | 高级检索  
     

一种数模混合32 bit SoC功能验证平台的设计
引用本文:虞致国, 魏敬和. 一种数模混合32 bit SoC功能验证平台的设计[J]. 电子器件, 2009, 32(4): 757-761
作者姓名:虞致国   魏敬和
作者单位:中国电子科技集团公司第五十八研究所,江苏,无锡,214035;中国电子科技集团公司第五十八研究所,江苏,无锡,214035
摘    要:针对SoC的功能验证需求,提出了一种基于32 bit CPU核的SoC功能验证平台.该平台集成了SoC功能验证流程,包括IP模块验证、软硬件协同验证、模数混合验证、验证程序开发、验证程序调试、验证数据生成、验证Testbench、验证配置环境、结果比较和分析及基于FPGA的硬件验证平台等.该验证平台已经成功应用于某混合信号SoC的设计.该芯片在0.18 μm CMOS工艺上进行了实现,工作频率为80 MHz、功耗为450 mW.该验证平台原理清晰,提高了功能验证的效率和自动程度,并对其它混合SoC设计具有一定的参考作用.

关 键 词:验证平台  功能验证  混合SoC  32位CPU核

Design of a System Functional Verification Platform for 32 bit Mixed-Signal SoC Based
YU Zhiguo,Wei Jinghe. Design of a System Functional Verification Platform for 32 bit Mixed-Signal SoC Based[J]. Journal of Electron Devices, 2009, 32(4): 757-761
Authors:YU Zhiguo  Wei Jinghe
Affiliation:The 58th Research Institute of CETC;
Abstract:
Keywords:verification platform  functional verification  mixed-signal SoC  32 bit CPU core
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号