低压工作的高速1Obit Pipelined ADC |
| |
引用本文: | 王为之.低压工作的高速1Obit Pipelined ADC[J].中国集成电路,2008,17(8). |
| |
作者姓名: | 王为之 |
| |
作者单位: | 清华大学微电子学研究所,北京100084 |
| |
摘 要: | 本文提出了一种低压工作的高速1Obit Pipelined ADC。采用自举时钟采样和Cascode频率补偿等方法,该ADC可以在低电压下工作,并达到较高的带宽。该ADC在HJTC 0.18-μm CMOS数模混合工艺下进行了设计仿真和流片测试,结果表明:当供电电压为1.8V,采样频率为62.5MSample/s时,所设计的ADC对于1MHz的输入信号转换有效位数可以达到52.2dB SFDR、44.8dB SNR和44.3dB SNDR。
|
关 键 词: | Pipel ined ADC 低压 CMOS |
本文献已被 维普 等数据库收录! |
|