首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的低资源低功耗星载解调器实现
引用本文:张鸣芸,朱一帅. 基于FPGA的低资源低功耗星载解调器实现[J]. 无线电通信技术, 2015, 0(4): 108-110
作者姓名:张鸣芸  朱一帅
作者单位:1.中国电子科技集团第五十四研究所;2.总参陆航部军代局
摘    要:星载解调器功能的日趋复杂带来了FPGA资源及功耗的大幅增加,这将对星载系统的可靠性造成不利影响。为了解决这个问题,提出了一种从算法选择及FPGA实现两方面来节约资源降低功耗的方法。首先对FPGA的资源及功耗特点进行了分析,然后以星载解调器设计为例,具体论述了开发过程中在算法选择以及具体实现过程中进行的低资源及低功耗设计方法。并对采用该方法设计的解调器进行了资源统计以及功耗测试,结果表明,该方法对解调器的资源及功耗进行了较好的缩减,提高了其可靠性。

关 键 词:FPGA  解调  资源  功耗

Implementation of Satel1ite Demodulator with Low Resources and Power Consumption Based on FPGA
Abstract:
Keywords:
本文献已被 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号