首页 | 本学科首页   官方微博 | 高级检索  
     

针对Xilinx可编程片上系统的硬件加速方案的研究
引用本文:张宇,冯丹.针对Xilinx可编程片上系统的硬件加速方案的研究[J].小型微型计算机系统,2010,31(6).
作者姓名:张宇  冯丹
作者单位:华中科技大学,计算机科学与技术学院,湖北,武汉,430074
基金项目:国家重点基础研究发展规划(973计划) 
摘    要:当前嵌入式计算应用不断增加,嵌入式系统需要具备相当的处理能力以满足应用需求.在系统中耦合一个专用硬件处理模块来加速某种计算机密集型应用是一种被广泛采纳的有效手段.针对基于Xilinx FPGA的可编程片上系统,从体系结构角度分别研究了三种形式的硬件加速方案:(1)与CPU耦合的协处理器;(2)挂接在PLB总线上的加速器;(3)挂接在MPMC Switch Fabric上的加速器.分析了三种方案各自的特点.在实验环节选取了128位AES加密算法,并在Xilinx Virtex5 器件上做了硬件实现,结果表明基于MPMC扩展的加速器方案性能较好,CPU占用率最低.

关 键 词:嵌入式计算  可编程片上系统  协处理  加速器

Study of Hardware Accelerating Schemes for Xilinx System on Programmable Chip
ZHANG Yu,FENG Dan.Study of Hardware Accelerating Schemes for Xilinx System on Programmable Chip[J].Mini-micro Systems,2010,31(6).
Authors:ZHANG Yu  FENG Dan
Affiliation:ZHANG Yu,FENG Dan(School of Computer Science , Technology,Huazhong University of Science , Technology,Wuhan 430074,China)
Abstract:With the trend of increasing popularity on embedded computing applications,embedded systems need to embrace considerable computing power to meet the requirements of the applications.A widely adopted method to improve the performance is to integrate dedicated hardware processing engines.Targeting the Xilinx System-on-Programmable-Chip,we studied three methods for hardware acceleration:(1)CPU coprocessor;(2)hardware accelerator that placed on PLB bus;(3)hardware accelerator connected with MPMC.We analyzed eac...
Keywords:embedded computing  system on programmable chip  co-processing  hardware accelerator  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号