首页 | 本学科首页   官方微博 | 高级检索  
     

面向嵌入式应用的内存管理单元设计
引用本文:刘坤杰,游海亮,严晓浪,葛海通.面向嵌入式应用的内存管理单元设计[J].浙江大学学报(自然科学版 ),2007,41(7):1078-1082.
作者姓名:刘坤杰  游海亮  严晓浪  葛海通
作者单位:浙江大学 超大规模集成电路设计研究所, 浙江 杭州 310027
基金项目:国家“863”高技术研究发展计划资助项目(2004AA1Z1020).
摘    要:提出了一种面向嵌入式应用的内存管理单元(MMU)的全综合设计结构,其地址转译缓存(TLB)采用多级结构,包括第一级分离的组相联微指令μITLB和微数据μDTLB及第二级统一的全相联JTLB.第一级μITLB和μDTLB表项少且组相联,查询速度快;第二级JTLB可采用多周期查询方式,易于高速综合实现.选取Mibench测试基准集中的部分典型应用,通过嵌入式片上系统(SoC)设计样例,验证了该MMU结构的应用适应性.SoC设计实验结果表明,多级TLB结构MMU的系统性能与单级全相联结构最大仅相差3.8%.将设计的MMU集成在自主开发的高端32-bit嵌入式芯核CK520中,在0.18 μm 6层金属工艺最差工作条件下,处理器的时钟频率达到230 MHz以上,面积仅增加了7.6%.

关 键 词:内存管理单元  转译缓存  片上系统
文章编号:1008-973X(2007)07-1078-05
修稿时间:2006-02-15

Design of application specific embedded memory management unit
LIU Kun-jie,YOU Hai-liang,YAN Xiao-Lang,GE Hai-tong.Design of application specific embedded memory management unit[J].Journal of Zhejiang University(Engineering Science),2007,41(7):1078-1082.
Authors:LIU Kun-jie  YOU Hai-liang  YAN Xiao-Lang  GE Hai-tong
Affiliation:Institute of VLSI Design, Zhejiang University, Hangzhou 310027, China
Abstract:
Keywords:memory management unit(MMU)  translation look-aside buffer(TLB)  system on chip(SoC)
本文献已被 CNKI 维普 等数据库收录!
点击此处可从《浙江大学学报(自然科学版 )》浏览原始摘要信息
点击此处可从《浙江大学学报(自然科学版 )》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号