一种应用于流水线ADC的采样保持电路设计 |
| |
作者单位: | ;1.江南大学物联网工程学院;2.中国电子科技集团公司第58研究所 |
| |
摘 要: | 设计了一种应用于8位100 MHz采样频率流水线ADC的采样保持电路。采用电容翻转的主体结构及下级板采样技术,设计了使用共源共栅密勒补偿的两级运放。在不影响性能的前提下提出对传统栅压自举采样开关的改进方案,减小了栅压自举开关的面积。该采样保持电路采用CSMC0.18μm CMOS工艺,1.8 V电源电压进行设计。Spectre仿真并使用Matlab分析输出动态特性表明,电路达到了74.7 d B的无杂散动态范围(SFDR),信纳比(SINAD)为60.8 d B。
|
关 键 词: | 采样保持 栅压自举 流水线ADC |
A Sample/Hold Circuit for Pipelined ADCs |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 万方数据 等数据库收录! |
|