首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的级联结构FFT处理器的优化设计
引用本文:张竺君,钱建平.基于FPGA的级联结构FFT处理器的优化设计[J].现代电子技术,2009,32(22):141-143.
作者姓名:张竺君  钱建平
作者单位:南京理工大学,自动化学院,江苏,南京,210094
摘    要:为了减少级联结构FFT处理器对缓冲存储器需求量,提出一种基于FPGA用基-16和基-2、基-4、基-8组合的混合基算法实现FFT处理器的设计方案。在1 024点FFT处理器的实现过程中,用优化的基-4蝶形运算核搭建了级联结构的基-16蝶形运算核,并将对同一个地址进行读和写的双端口RAM和乒乓结构的单端口RAM结合使用,从而在不增加逻辑单元使用和保证运算速度的情况下,大大减少了存储单元的使用量。

关 键 词:快速傅里叶变换  FPGA  基-16算法  混合基算法  级联结构

Optimum Design of FFT Processor with Cascade Structure Based on FPGA
ZHANG Zhujun,QIAN Jianping.Optimum Design of FFT Processor with Cascade Structure Based on FPGA[J].Modern Electronic Technique,2009,32(22):141-143.
Authors:ZHANG Zhujun  QIAN Jianping
Abstract:
Keywords:FPGA
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号