首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于AHB总线的高速存储访问机制的设计与实现
引用本文:晏东,佟冬.一种基于AHB总线的高速存储访问机制的设计与实现[J].小型微型计算机系统,2006,27(8):1574-1579.
作者姓名:晏东  佟冬
作者单位:1. 北京大学,信息科学技术学院,北京,100871;江南计算技术研究所,江苏,无锡,214083
2. 北京大学,信息科学技术学院,北京,100871
基金项目:高比容电子铝箔的研究开发与应用项目
摘    要:系统芯片中的高速IO设备一般需要直接存储访问(DMA)功能的支持,以减轻处理器的负担,提高系统性能和IO性能.考察了片上系统总线和DMA访问机制的特性,设计实现了一种基于AHB总线的高速存储访问机制,采用专门的接口支持以太网络接口与系统主存之间的数据传输.在总线接口的设计中提出了总线访问的优化策略,并给出了一种确定FIFO设计参数的分析方法.实验结果表明,该访问机制提高了数据传输速率,有效地支持系统芯片的网络应用.

关 键 词:系统芯片  片上总线
文章编号:1000-1220(2006)08-1574-06
收稿时间:05 16 2005 12:00AM
修稿时间:2005-05-16

Design and Implementation of an AHB-based High-Speed Memory Access Layer
YAN Dong,TONG Dong.Design and Implementation of an AHB-based High-Speed Memory Access Layer[J].Mini-micro Systems,2006,27(8):1574-1579.
Authors:YAN Dong  TONG Dong
Affiliation:1.School of Electronics Engineering and Computer Science, Peking University, Beijing 100871, China;2. diangnan Institute of Computing Technology, Wuxi 214083, China
Abstract:For high-speed I/O devices in System-on-a-chip (SoC), DMA support will relieve the processor from data transfer, and improve the performance of the overall system. This paper investigates the features of on-chip system bus and DMA mechanism, and design an AHB-based High-speed Memory Access Layer that supports data transfer between ehternet network interfaces and system memory. In the implementation of HMAL, the bus interface design is optimized, and an analytical method is proposed for determining the FIFO design parameter. Experimental results show that HMAL promotes the data transfer rate effectually and support network application-specified SoCs.
Keywords:DMA  FIFO  EMAC
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号