一种改进的高速高精度ADC数字校准算法 |
| |
引用本文: | 青山,李广军,李儒章.一种改进的高速高精度ADC数字校准算法[J].微电子学,2014(1). |
| |
作者姓名: | 青山 李广军 李儒章 |
| |
作者单位: | 电子科技大学通信与信息工程学院;模拟集成电路重点实验室; |
| |
基金项目: | 中央高校基本科研业务费专项资金资助项目 |
| |
摘 要: | 提出一种能快速收敛并具有鲁棒性的流水线模数转换器(ADC)数字校准方法。设计的ADC采用12级1.5位/级MDAC和一个6位高精度SAR ADC的结构。采用Altera FPGA,对该算法进行了验证。结果表明,用该方法校准的A/D转换器,在90.55MHz输入频率下,SNDR可达到84dB,DNL为-0.59/0.28LSB,INL为-0.59/0.34LSB。
|
关 键 词: | A/D转换器 数字校准算法 盲均衡 |
本文献已被 CNKI 等数据库收录! |
|