首页 | 本学科首页   官方微博 | 高级检索  
     

改进的时钟偏斜误差校正方法的FPGA实现
作者单位:;1.北京化工大学计算机系统与通信实验中心
摘    要:利用改进的完美重构方法对多A/D采样系统的时钟偏斜误差校正方法进行了FPGA实现。采用自顶向下和模块化的设计方法,实现了多路采样数据的相位同步模块、数据位置映射模块、并行多相滤波器组模块以及多路数据合成模块。对完美重构方法中的滤波器组运用多相分解技术将其化为并行结构滤波器组,对输出数据采用流水线结构加法器组进行处理,降低了系统运算延迟,提高了系统的实时性。在MATLAB和Model Sim中进行仿真,结果表明了该实现的正确性和有效性。

关 键 词:时间交替采样  时钟偏斜误差  多相分解  FPGA

The realization of improved clock skew error correction method on FPGA
Abstract:
Keywords:
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号