±50 Mvar链式STATCOM脉冲发生器设计 |
| |
引用本文: | 袁志昌,宋强,刘文华,魏文辉.±50 Mvar链式STATCOM脉冲发生器设计[J].电力系统自动化,2004,28(10):76-79. |
| |
作者姓名: | 袁志昌 宋强 刘文华 魏文辉 |
| |
作者单位: | 清华大学电机系,清华大学电机系,清华大学电机系,清华大学电机系 北京市 100084,北京市 100084,北京市 100084,北京市 100084 |
| |
摘 要: | 介绍了用于±50 Mvar链式静止无功发生器(STATCOM)的基频优化脉宽调制(PWM)的脉冲发生器。根据链式逆变器电路结构的特点制定了基频优化PWM方案。脉冲发生器采用数字信号处理器(DSP)加现场可编程逻辑门阵列(FPGA)作为主要的处理器,根据两者各自的特点分配功能,提高了脉冲发生器的总体性能。该脉冲发生器在20 kVA链式STATCOM原理样机中可靠运行,实验结果证明了设计的正确性。
|
关 键 词: | 链式静止无功发生器 脉冲发生器 基频优化脉宽调制 数字信号处理器 现场可编程逻辑门阵列 |
收稿时间: | 1/1/1900 12:00:00 AM |
修稿时间: | 2003年10月21 |
本文献已被 CNKI 等数据库收录! |
| 点击此处可从《电力系统自动化》浏览原始摘要信息 |
|
点击此处可从《电力系统自动化》下载全文 |
|