首页 | 本学科首页   官方微博 | 高级检索  
     

系统芯片IP核间互联总线串扰故障检测模型的BIST实现
引用本文:张金林,陈朝阳,沈绪榜. 系统芯片IP核间互联总线串扰故障检测模型的BIST实现[J]. 计算机工程与应用, 2004, 40(33): 1-4
作者姓名:张金林  陈朝阳  沈绪榜
作者单位:华中科技大学图象识别与人工智能研究所教育部重点实验室,武汉,430074;华中科技大学图象识别与人工智能研究所教育部重点实验室,武汉,430074;西安微电子技术研究所,西安,710054
基金项目:国家自然科学基金资助项目(编号:90207020)
摘    要:文章针对系统芯片IP核间互联总线串扰故障的激励检测问题,在已经提出一种有效的串扰故障渐进式激励检测模型的基础上,给出了一种该渐进式模型的内建自测试(BIST)实现,对其中的测试矢量产生单元、测试响应分析单元以及测试控制单元进行了详细的分析。同时还给出了该BIST结构实现的参数化HDL描述,文章的最后给出了使用综合工具Synopsys对该BIST结构的综合结果。

关 键 词:串扰激励模型  IP核间互联总线  BIST实现
文章编号:1002-8331-(2004)33-0001-04
修稿时间:2004-04-01

The BIST Implementation of Interconnect Crosstalk Fault Model between IP Cores in SOC
Zhang Jinlin Chen Chaoyang Shen Xubang . The BIST Implementation of Interconnect Crosstalk Fault Model between IP Cores in SOC[J]. Computer Engineering and Applications, 2004, 40(33): 1-4
Authors:Zhang Jinlin Chen Chaoyang Shen Xubang
Affiliation:Zhang Jinlin 1 Chen Chaoyang 1 Shen Xubang 1,21
Abstract:Based on the Search-Based Maximal Aggressor Fault(SB-MAF)for detecting glitch and delay faults caused by crosstalk effects on interconnects between IP cores in SOC,this paper gives out a simple and efficient implementation of this Model using BIST method.The detailed analysis and the area overhead of Test Pattern Generation and Output Respond Analyzer as well as test controller are presented.In the end of paper,it also presents the synthesized results of these components using Synopsys.
Keywords:Crosstalk Fault Model  Interconnect between IP  BIST implementation
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号