首页 | 本学科首页   官方微博 | 高级检索  
     

多端I/O系统用BiCMOS连线逻辑电路
引用本文:成立,高平,董素玲,李彦旭,唐平. 多端I/O系统用BiCMOS连线逻辑电路[J]. 电子元件与材料, 2003, 22(1): 7-10
作者姓名:成立  高平  董素玲  李彦旭  唐平
作者单位:1. 江苏大学电气与信息学院,江苏,镇江,212013
2. 徐州建筑职业技术学院机电系,江苏,徐州,221008
基金项目:江苏省教育厅自然科学研究基金项目(02KJB510005),江苏大学青年科研基金项目(JDQ2001010)
摘    要:为了满足数字通信和信息处理系统多端输入/输出(I/O)、高速、低耗的性能要求,笔者设计了几例BiCMOS连线逻辑电路,并提出了采用0.5 mm BiCMOS工艺,制备所设计的连线逻辑电路的技术要点和元器件参数。所做实验表明了设计的连线逻辑电路既具有双极型逻辑门电路快速、大电流驱动能力的特点,又具备CMOS逻辑门低压、低功耗的长处,而且其扇入数可达3~16,扇出数可达1~18,因而它们特别适用于多端I/O高速数字通信和信息处理系统中。

关 键 词:高速数字信息处理系统  双极互补金属氧化物半导体器件  扇入数  扇出数  线与逻辑  线或逻辑  多端输入/输出通道
文章编号:1001-2028(2003)01-0007-04

On BiCMOS Wired Logic Circuits Used for Multiple I/O System
CHENG Li,GAO Ping,DONG Su-ling,LI Yan-xu,TANG Ping. On BiCMOS Wired Logic Circuits Used for Multiple I/O System[J]. Electronic Components & Materials, 2003, 22(1): 7-10
Authors:CHENG Li  GAO Ping  DONG Su-ling  LI Yan-xu  TANG Ping
Affiliation:CHENG Li1,GAO Ping1,DONG Su-ling2,LI Yan-xu1,TANG Ping1
Abstract:To satisfy the requirements of high performance modern digital information system, some BiCMOS wired logic circuits have been designed. Some parameters of the logic circuits using the technology for making them with advanced 0.5 mm BiCMOS process are discussed. The logic circuits work down to sub-3.3V, not only to confirm the low power dissipation and high integrity of CMOS part, but also to have the advantages of high speed and large driving ability of bipolar devices. There the logic circuits is suitable for high-speed digital information system and multiple I/O channel.
Keywords:high-speed digital information system  BiCMOS devices  fan-in  fan-out  wired-AND logic circuits  wired-OR logic circuits  multiple I/O channel
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号