首页 | 本学科首页   官方微博 | 高级检索  
     

用EMODL实现的高速低功耗流水线乘法器
引用本文:王颀,邵丙铣. 用EMODL实现的高速低功耗流水线乘法器[J]. 固体电子学研究与进展, 2004, 24(3): 363-368
作者姓名:王颀  邵丙铣
作者单位:复旦大学国家电子材料与元器件微分析中心,上海,200433;复旦大学国家电子材料与元器件微分析中心,上海,200433
摘    要:实现快速、低功耗以及节省面积的乘法器对高性能微处理器 (例如 DSP和 RISC)而言是至关重要的。文中详尽论述了新型的增强型多输出多米诺逻辑 ( EMODL)及其 n-MOS赋值树的尺寸优化方法 ,并用它实现了高速低功耗 2 0× 2 0 bit流水线乘法器。最后 ,通过 HSPICE仿真 ,确认了该乘法器结构的优越性 :流水线等待时间小 ( 2倍于系统时钟 )、运算速度高 ( 10 0 MOPS)以及低功耗 ( 2 3 .94m W)

关 键 词:乘法器  流水线电路结构  多米诺逻辑  动态逻辑  超前进位加法器
文章编号:1000-3819(2004)03-363-06
修稿时间:2002-07-02

High Speed Low Power Pipelined Multiplier Using EMODL
WANG Qi SHAO Bingxian. High Speed Low Power Pipelined Multiplier Using EMODL[J]. Research & Progress of Solid State Electronics, 2004, 24(3): 363-368
Authors:WANG Qi SHAO Bingxian
Abstract:It is crucial to implement a multiplier of high speed,low power dissipation and low area consumption in high performace microprocessors such as DSP & RISC.A novel Enhanced Multiple-Output Domino Logic(EMODL)~() and the sizing optimization of its n-MOS (evaluation) tree are covered in detail in this paper.It is utilized to implement a fast 20×20 bit pipelined multiplier with low power consumption.Finally,through HSPICE simulation,we verified that the multiplier structure excels in short pipeline latency time(2 times the system clock period)and high operation speed (100 MOPS)with low power dissipation(23.94 mW).
Keywords:multiplier  pipelined circuit structure  Domino logic  dynamic logic  CLA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号