首页 | 本学科首页   官方微博 | 高级检索  
     

基于双端口RAM+CPLD的高精度信号发生器的设计
引用本文:吴丽芳,李克文,高立克,胥鸣.基于双端口RAM+CPLD的高精度信号发生器的设计[J].广西电力,2015,38(1).
作者姓名:吴丽芳  李克文  高立克  胥鸣
作者单位:1. 广西电网有限责任公司电力科学研究院,南宁,530023
2. 深圳斯凯达控制技术有限公司,广东深圳,518057
摘    要:为满足SOE分辨率毫秒甚至微秒级的检测要求,设计了一种高精度SOE信号发生器.通过分析常规信号发生器的原理及其误差来源,得出在硬件方面进行改进是提高信号发生器性能较好的方式.充分结合双端口RAM与复杂可编程逻辑器件(CPLD)电路的优点,设计出高精度信号发生器.高精度信号发生器能够将SOE信号的精度提高至亚纳秒级,为电力自动化装置SOE分辨率的准确检测提供重要基础,满足了用户现场测试的需求.

关 键 词:SOE分辨率  高精度SOE信号发生器  双端口RAM  数字集成电路CPLD

Design of High Precision SOE Signal Generator Based on Dual Port RAM + CPLD
WU Lifang,LI Kewen,GAO Like,XU Ming.Design of High Precision SOE Signal Generator Based on Dual Port RAM + CPLD[J].Guangxi Electric Power,2015,38(1).
Authors:WU Lifang  LI Kewen  GAO Like  XU Ming
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号