首页 | 本学科首页   官方微博 | 高级检索  
     

FPGA与MCU自定义并行总线通信设计及实现
引用本文:戴越,张林,刘广民,张勇斌,荆奇,沈杰. FPGA与MCU自定义并行总线通信设计及实现[J]. 电子测试, 2022, 0(5): 9-13. DOI: 10.3969/j.issn.1000-8519.2022.05.002
作者姓名:戴越  张林  刘广民  张勇斌  荆奇  沈杰
作者单位:中国工程物理研究院机械制造工艺研究所,四川绵阳,621900
摘    要:在多控制器的嵌入式系统中,控制器之间可靠的数据通信决定了系统运行稳定性.本文针对FPGA与单片机的总线通信提出了自定义并行总线通信设计方法,该总线共设有40路IO线,其中8路作为控制总线用于控制数据传输,16路作为数据总线用于单片机向FPGA发送数据,另16路数据总线用于单片机从FPGA接收数据,即采用双向16位传输方...

关 键 词:嵌入式系统  FPGA  单片机  自定义并行总线  数据传输

Design and Implementation of Parallel Communication of Custom Bus Based on FPGA and Single-Chip Microcomputer
Dai Yue,Zhang Lin,Liu Guangmin,Zhang Yongbin,Jing Qi,Shen Jie. Design and Implementation of Parallel Communication of Custom Bus Based on FPGA and Single-Chip Microcomputer[J]. Electronic Test, 2022, 0(5): 9-13. DOI: 10.3969/j.issn.1000-8519.2022.05.002
Authors:Dai Yue  Zhang Lin  Liu Guangmin  Zhang Yongbin  Jing Qi  Shen Jie
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号