首页 | 本学科首页   官方微博 | 高级检索  
     

基于嵌入式处理器的H .264编码器的存储优化
引用本文:徐宁,史册,陈梅丽.基于嵌入式处理器的H .264编码器的存储优化[J].计算机工程,2006,32(23):268-270.
作者姓名:徐宁  史册  陈梅丽
作者单位:浙江大学信息与电子工程学系,杭州,310027
摘    要:由于H.264/AVC新标准采用了很多新技术,在可编程处理器的应用领域中,如果不进行优化将会需要非常大的存储空间。该文对编码器的存储复杂度进行了分析,在此基础上提出了基于宏块级的滤波和插值算法。为了便于嵌入式处理器的实现,提出了一种高效的内存管理调度策略。实验结果表明,优化方法在极大地降低存储复杂度(cycle:64.9%)的同时得到了更高的编码速率(76.6%),而只有很小的编码效率损失。

关 键 词:H.264  嵌入式处理器  存储优化
文章编号:1000-3428(2006)23-0268-03
收稿时间:02 17 2006 12:00AM
修稿时间:2006-02-17

Memory Optimization Scheme of H.264/AVC Encoder Based on Embedded Processor
XU Ning,SHI Ce,CHENG Meili.Memory Optimization Scheme of H.264/AVC Encoder Based on Embedded Processor[J].Computer Engineering,2006,32(23):268-270.
Authors:XU Ning  SHI Ce  CHENG Meili
Affiliation:(Dept. of Information & Electronic Engineering, Zhejiang Univ., Hangzhou 310027)
Abstract:The newly introduced techniques adopted by H.264/AVC encoder requires large memory space for a programmable processor implementation without optimization.An improved algorithm of mb-level(Macroblock-level) interpolation and deblocking filter are proposed for H.264/AVC encoder based on memory usage analysis of the reference software(JM8.4).In order to implement the encoder on an embedded processor,an efficient memory management scheme is also presented.Experimental results show the approach can greatly improve encoding speed(74.9%) and reduce memory complexity(cycles: 68.2%) with negligible coding efficiency loss.
Keywords:H  264
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号