首页 | 本学科首页   官方微博 | 高级检索  
     

8位CMOS双通道流水线ADC仿真设计
引用本文:吴衍,成立,王鹏程,杨宁,王改,王振宇. 8位CMOS双通道流水线ADC仿真设计[J]. 半导体技术, 2010, 35(1): 14-17. DOI: 10.3969/j.issn.1003-353x.2010.01.003
作者姓名:吴衍  成立  王鹏程  杨宁  王改  王振宇
作者单位:江苏大学,电气与信息工程学院,江苏,镇江,212013;江苏大学,电气与信息工程学院,江苏,镇江,212013;江苏大学,电气与信息工程学院,江苏,镇江,212013;江苏大学,电气与信息工程学院,江苏,镇江,212013;江苏大学,电气与信息工程学院,江苏,镇江,212013;江苏大学,电气与信息工程学院,江苏,镇江,212013
基金项目:国家863计划资助项目(2006AA10Z258)
摘    要:设计了一种8位1.2V,1GS/s双通道流水线A/D转换器(ADC)。所设计ADC对1.5位增益D/A转换电路(MDAC)中的流水线双通道结构进行改进,其中设置有双通道流水线时分复用运算放大器和双/单通道快闪式ADC,以简化结构并提高速度;在系统前置采样/保持器中加设由单一时间信号驱动的开关线性化控制(SLC)电路,以解决两条通道之间的采样歪扭和时序失调问题。用90nm标准CMOS工艺对所设计的流水线ADC进行仿真试验,结果表明,室温下所设计ADC的信噪比SNR为32.7dB,无杂散动态范围SFDR为42.3dB,它的分辨率、功耗PD和采样速率SR分别为8位、23mW和1GS/s,从而满足了高速、高精度和低功耗的应用需要。

关 键 词:双通道  CMOS工艺  流水线A/D转换器  高采样速率  低功耗

Simulation and Design of 8 bit CMOS Two-Channel Pipeline ADC
Wu Yan,Cheng Li,Wang Pengcheng,Yang Ning,Wang Gai,Wang Zhenyu. Simulation and Design of 8 bit CMOS Two-Channel Pipeline ADC[J]. Semiconductor Technology, 2010, 35(1): 14-17. DOI: 10.3969/j.issn.1003-353x.2010.01.003
Authors:Wu Yan  Cheng Li  Wang Pengcheng  Yang Ning  Wang Gai  Wang Zhenyu
Affiliation:Institute of Electricity and Information;Jiangsu University;Zhenjiang 212013;China
Abstract:A 1.2V 8bit 1GS/s two-channel pipeline ADC was designed.The designed ADC was with improved pipeline structure of two-channel 1.5bit multiplying DAC(MDAC).Two pipelines shared the operation amplifier and flash ADC to simplify the structure and improve the sampling speed;In order to solve time-skew and time mismatch between two channels,dedicated switch-linearization control circuits(SLC)driven by a single clock phase was designed in the front-end sample-and-hold circuits.The pipeline ADC was designed with 90...
Keywords:two-channel  CMOS process  pipeline ADC  high sampling speed  low power-dissipation  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号