首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于FPGA的稀疏矩阵高效乘法器
引用本文:刘世培,江先阳,肖鹏,汪波,邓业东. 一种基于FPGA的稀疏矩阵高效乘法器[J]. 微电子学, 2013, 43(2): 153-157
作者姓名:刘世培  江先阳  肖鹏  汪波  邓业东
作者单位:1. 武汉大学物理科学与技术学院,武汉,430072
2. 武汉大学物理科学与技术学院,武汉430072;武汉大学微电子与信息技术研究院,武汉430072
3. 武汉大学微电子与信息技术研究院,武汉,430072
基金项目:国家自然科学基金资助项目,武汉市科技攻关计划项目
摘    要:基于稀疏矩阵的特点,提出了一种面向单精度浮点数的稀疏矩阵乘法硬件并行结构。该结构克服了通用矩阵乘法器在计算稀疏矩阵乘法过程中零值元素参与计算导致的运算效率较低和资源占用率较高的缺点。同时,设计的PE结构独立于运算对象,具有良好的扩展性。与其他学者的典型工作相比,该设计存储资源需求最低。实际测试结果表明,6维稀疏矩阵实例的计算性能达到107.73MFLOPS。

关 键 词:稀疏矩阵  单精度浮点数  并行结构  矩阵乘法

An Efficient Sparse Matrix Multiplier Based on FPGA
LIU Shipei,JIANG Xianyang,XIAO Peng,WANG Bo,DENG Yedong. An Efficient Sparse Matrix Multiplier Based on FPGA[J]. Microelectronics, 2013, 43(2): 153-157
Authors:LIU Shipei  JIANG Xianyang  XIAO Peng  WANG Bo  DENG Yedong
Affiliation:1.School of Physics Science and Technology,Wuhan University,Wuhan 430072,P.R.China; 2.Institute of Microelectronics and Information Technology,Wuhan University,Wuhan 430072,P.R.China)
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《微电子学》浏览原始摘要信息
点击此处可从《微电子学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号