首页 | 本学科首页   官方微博 | 高级检索  
     

基于Altera Stratix的LDPC编译码器的工程实现
引用本文:肖颍,王博.基于Altera Stratix的LDPC编译码器的工程实现[J].通信技术,2010,43(2):17-19,23.
作者姓名:肖颍  王博
作者单位:重庆金美通信有限责任公司,重庆,400030
摘    要:实现了一种相对高效的低密度校验码的编码方法,这种基于循环移位矩阵的准循环低密度校验码的设计方法既有较好的性能又有实际应用中可接受的编码复杂度。同时实现了一种高性能、低复杂度的软判决译码算法。这种译码算法较常用的硬判决译码算法性能出色,同时较一般的迭代译码算法的收敛速度快,并且可以部分并行译码,需要的存储量很小,能够大幅度降低低密度校验译码的硬件实现复杂度,具有很大的工程应用价值。

关 键 词:低密度奇偶校验码  纠错  编译码器  消息传递算法  软判决译码

A FPGA Implementation for LDPC En-Decoder Based on Altera Stratix
XIAO Ying,WANG Bo.A FPGA Implementation for LDPC En-Decoder Based on Altera Stratix[J].Communications Technology,2010,43(2):17-19,23.
Authors:XIAO Ying  WANG Bo
Affiliation:XIAO Ying,WANG Bo (Chongqing Jinmei Communication Co.ltd.,Chongqing 400030,China)
Abstract:A high-performance design based on code matrix shift of LDPC is implementated, which has better error-correct capabilities and less encode complexity for FPGA implementation. Meanwhile, a soft-decision decoding algorithm is implemented, and this algorithm is of high performance, high-speed convergence and so on. This parallel decoding is used to implement the decoder, and the design the requires fairly low memory capacity and low hardware implantation complexity, and so is of great value for engineering app...
Keywords:low density parity-check code  error correction  verilog  FPGA  message passing algorithm  soft-decision decoding  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号