首页 | 本学科首页   官方微博 | 高级检索  
     

一种DSP和通用CPU一体化的处理器架构及其4核实现
引用本文:王志君,梁利平,洪钦智,罗汉青,王昳,赵淳.一种DSP和通用CPU一体化的处理器架构及其4核实现[J].微电子学与计算机,2014(10).
作者姓名:王志君  梁利平  洪钦智  罗汉青  王昳  赵淳
作者单位:中国科学院微电子研究所嵌入式与多核DSP实验室,北京,100029
基金项目:中国科学院知识创新项目
摘    要:提出了一种DSP和通用CPU一体化的处理器架构,并完成了一款基于该架构的同构4核处理器设计和流片验证.该处理器基于VLIW结构,支持自主定义的DSP指令系统,兼容现有通用的MIPS 4KC处理器指令集,支持最大8个指令通道的并行发射.处理器在不改变CPU的指令编码以及执行顺序的前提下,实现了芯片结构上的DSP和CPU执行处理的一体化,适合在统一的平台上同时完成宽带通信和多媒体的信号和协议处理的嵌入式应用开发.处理器内核通过自主定义的DSP指令字中前后并行标识位和一条专用的前导paralink指令实现了DSP与CPU指令的并行发射.在4核处理器的同构架构上,采用了全局读局部写的多核间片上数据存储策略,在控制硬件开销的基础上实现片上数据的共享.仿真和流片验证结果表明,所提出的DSP和CPU一体化处理器架构可行,在宽带通信和多媒体等嵌入式应用上具有优势.

关 键 词:多核处理器  DSP和CPU一体化  VLIW结构

The Architecture of an Unified DSP Plus General-purpose CPU and the Implementation of a 4-core Homogeneous Processor
WANG Zhi-jun,LIANG Li-ping,HONG Qing-zhi,LUO Han-qing,WANG Yi,ZHAO Chun.The Architecture of an Unified DSP Plus General-purpose CPU and the Implementation of a 4-core Homogeneous Processor[J].Microelectronics & Computer,2014(10).
Authors:WANG Zhi-jun  LIANG Li-ping  HONG Qing-zhi  LUO Han-qing  WANG Yi  ZHAO Chun
Abstract:
Keywords:multi-core processor  unified DSP plus CPU  VLIW architecture
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号