首页 | 本学科首页   官方微博 | 高级检索  
     

GSM-R直放站数字下变频的FPGA实现
引用本文:汪媚.GSM-R直放站数字下变频的FPGA实现[J].通信技术,2011(10):83-85,87.
作者姓名:汪媚
作者单位:福建广播电视大学;
摘    要:数字下变频器(DDC,Digital Down Converter)是GSM-R直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。利用FPGA的芯片特性以及先进的软件分析和实现工具,实现了基于FPGA的数字下变频,重点研究了数字下变频器的数控振荡器NCO和多级滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-4XC4VSX35设计实现了适用于GSM-R直放站的数字下变频器,并对其进行了硬件仿真与验证,结果表明提出的方案正确可行,在工程应用中具有一定的参考价值。

关 键 词:数字下变频  直放站  数控整荡器  现场可编程门阵列

FPGA Implementation of Digital Down Converter in GSM-R Repeater
WANG Mei.FPGA Implementation of Digital Down Converter in GSM-R Repeater[J].Communications Technology,2011(10):83-85,87.
Authors:WANG Mei
Affiliation:WANG Mei(Fujian Radio and TV University,Fuzhou Fujian 350003,China)
Abstract:DDC(Digital Down Converter) is an important part of GSM-R repeater,which lets the high-speed-sampled digital signals down-converted to base band,and then implements extraction,and low-pass filtering.A DDC module is implemented by FPGA chip and advanced software analysis and implementation tools.This paper focuses on the principle and hardware design of NCO part and FIR decimation filter part of Digital Down Converter.Digital Down Converter suitable for GSM-R repeater is implemented in FPGA chip Virtex-4 XC4...
Keywords:DDC  repeater  NCO  FPGA  
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号