首页 | 本学科首页   官方微博 | 高级检索  
     

电压不平衡条件下改进型锁相环的设计与实现
引用本文:田桂珍,王生铁,林百娟,王志和.电压不平衡条件下改进型锁相环的设计与实现[J].电力电子技术,2010,44(4).
作者姓名:田桂珍  王生铁  林百娟  王志和
作者单位:内蒙古工业大学,内蒙古,呼和浩特,010051
基金项目:内蒙古自治区高等学校科学技术研究重点项目 
摘    要:针对基于d-q变换的锁相环在电压不平衡和畸变时动态过程较差的不足,提出一种基于d-q变换的改进型锁相环模型,能有效提取正序电压分量,消除电压不平衡的影响,并具有较强的谐波抑制能力。在PSCAD/EMTDC环境下的仿真研究和基于单片机C8051F410实验系统的实验研究结果验证了所提方法的正确性和可行性。

关 键 词:锁相环  同步  相位

Design and Realization of Improved Phase Locked Loop Under Unbalanced Grid Voltage
Abstract:Because the dynamic behavior of the phase locked loop(PLL) based on the synchronous reference frame is dissatisfactory under unbalanced and distorted grid voltage,the improved PLL based on the synchronous reference frame is put forward to extract the phase of positive sequence component of unbalance voltage and eliminate the effect of unbalance voltage on phase detection,and suppress the influence of harmonics on phase detection.The simulation results in PSCAD/EMTDC and experiment in C8051F410 based setup verify the feasibility and correctness of the improved PLL
Keywords:phase locked loop  synchronization  phase
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号