首页 | 本学科首页   官方微博 | 高级检索  
     

基于DSP Builder和FPGA的IIR滤波器设计
引用本文:杨世华,王秀敏,陈豪威.基于DSP Builder和FPGA的IIR滤波器设计[J].通信技术,2010,43(12):184-186.
作者姓名:杨世华  王秀敏  陈豪威
作者单位:中国计量学院信息工程学院,浙江杭州310018
基金项目:国家质检总局科技项目,浙江省科技计划优先主题重点工业项目
摘    要:针对传统的基于现场可编程门阵列(FPGA)的数字滤波器设计所需周期长,提出了基于dsp builder和FPGA的滤波器设计,完全实现自顶向下的设计流程。在此基础上设计实现四节级联IIR,并结合MATLAB强大计算功能,提出了利用MATLAB和Quartus II联合仿真算法;使输出复杂的数据变为波形,易于观察仿真结果,增强了Quartus的仿真功能。结果表明设计的IIR滤波器完全达到设计要求。

关 键 词:语言信号处理  级联  数字滤波器

IIR Filters Design Based on DSP Builder and FPGA
YANG Shi-hua,WANG Xiu-min,CHEN Hao-wei.IIR Filters Design Based on DSP Builder and FPGA[J].Communications Technology,2010,43(12):184-186.
Authors:YANG Shi-hua  WANG Xiu-min  CHEN Hao-wei
Affiliation:(College of Information Engineering,China Jiliang University,Hangzhou Zhejiang310018,China)
Abstract:To overcome the long cycle in digital filter design based on FPGA,a top-down design method based on DSP builder and FPGA is proposed,with which a 4-order cascade IIR filter is designed.With the strong calculation capacity of Matlab,a simulation method in combination of MATLAB with Quartus II is proposed.By converting the complex data to waveform,the simulation result becomes easier for observation,the simulation function of Quartus II is also enhanced.The results show that the IIR digital filter can fully meet the design requirement.
Keywords:speech signal processing  Quartus II  cascade  digital filter
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号