首页 | 本学科首页   官方微博 | 高级检索  
     

32位RISC处理器中系统控制协处理器的设计与实现
引用本文:李奕磊,李东生,李军强. 32位RISC处理器中系统控制协处理器的设计与实现[J]. 电子测试, 2009, 0(4): 77-81
作者姓名:李奕磊  李东生  李军强
作者单位:合肥电子工程学院工程实验中心,安徽,合肥,230037
摘    要:介绍了基于MIPS体系结构的系统控制协处理器设计与实现,整体结构主要包括翻译后援缓冲器、协处理器控制单元、中断例外管理单元以及协处理器寄存器单元。设计使用可综合的Verilog HDL语言描述,采用Altera公司的QuartusII7.2开发软件及该公司的StratixIIFPGA器件验证实现,并主要完成了协处理器寄存器的读/写,虚拟/物理地址的转换,以及对RISC处理器的中断例外控制等功能,同时通过仿真验证其功能的正确性。

关 键 词:系统控制协处理器  RISC处理器  中断例外处理  存储管理

Design of system control coprocessor in 32-bit RISC processor
Li Yilei,Li Dongsheng,Li Junqiang. Design of system control coprocessor in 32-bit RISC processor[J]. Electronic Test, 2009, 0(4): 77-81
Authors:Li Yilei  Li Dongsheng  Li Junqiang
Affiliation:(Engineering Experiment Center, Electronic Engineering Institute, He f ei Anhui 230037, China)
Abstract:The system control coprocessor based on the structure of MIPS is described, which mainly include Translation Look-aside Buffer (TLB), Control Unit (CPOCU), Interrupt Exception Control(IEC)and Register. And using the Verilog HDL with the software of Quartus II 7.2 and Stratix II FPGA, it make the functions including reading/writing registers, the transition between the physical address and virtual address and the interruption or exception control. The paper also presents the simulations.
Keywords:System Control Coprocessor  RISC processor  Interrupt and Exception  Storage Management
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号