首页 | 本学科首页   官方微博 | 高级检索  
     

基于并行流水线结构的可重配FIR滤波器的FPGA实现
引用本文:曲少波.基于并行流水线结构的可重配FIR滤波器的FPGA实现[J].国外电子元器件,2007(3):65-68.
作者姓名:曲少波
作者单位:国防科技大学,电子工程学院,湖南,长沙,410073
摘    要:数字信号处理常常是计算密集和高性能应用所要求的.FIR滤波器由于具有稳定性和简单性,在数字信号处理中常被采用.随着实时性和低成本要求的提高,对FIR滤波器的要求也越来越高.单一的流水结构和并行FIR结构都不能很好地满足要求.因此,提出一种FPGA实现的并行流水结构的FIR滤波器的实现方案.

关 键 词:FIR滤波器  并行结构  流水线结构
文章编号:1006-6977(2007)03-0065-03
收稿时间:2006-09-13
修稿时间:2006年9月13日

Implementation of parallel pipelined FIR filter based on FPGA
QU Shao-bo.Implementation of parallel pipelined FIR filter based on FPGA[J].International Electronic Elements,2007(3):65-68.
Authors:QU Shao-bo
Abstract:Field Programmable Gate Array is used in many implementation of DSP,which is computeintensive and typically need high performance.FIR filter is a stabilized and simple-structured filter,so it is often used in digited signal processing.As the need of real time processing is becoming more and more important,FIR filter using only pipeline technology may not satisfy the needing. On the other hand,the all parallel-structured FIR filter needs much die area.So a new implementation of FIR is given here.
Keywords:FIR filter  parauel  pipeline
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号