首页 | 本学科首页   官方微博 | 高级检索  
     

RS-485图像数据并行传输协议的FPGA设计与实现
引用本文:蒋玉峰,张志明,崔麦会,尹业宏. RS-485图像数据并行传输协议的FPGA设计与实现[J]. 电视技术, 2012, 36(17): 71-72
作者姓名:蒋玉峰  张志明  崔麦会  尹业宏
作者单位:1. 海军装备研究院,北京,102249
2. 华中光电技术研究所武汉光电国家实验室,湖北武汉,430073
摘    要:为实现大容量图像数据的传输,设计了一种以同步RS-485为标准的总线控制器,在单片FPGA上实现了2路并行的同步数据链路控制(SDLC)协议。该设计采用功能模块分割的控制时序方式,可移植性好。通过某型光电系统的使用,证明了传输图像数据速率可达32 Mbit/s,误码率低,且稳定可靠,为远距离的高速数据传输提供了硬件化的实现方法。

关 键 词:SDLC协议  RS-485  现场可编程门阵列

FPGA Design and Implementation of RS-485 Image Data Parallel Transport Protocol
JIANG Yufeng , ZHANG Zhiming , CUI Maihui , YIN Yehong. FPGA Design and Implementation of RS-485 Image Data Parallel Transport Protocol[J]. Ideo Engineering, 2012, 36(17): 71-72
Authors:JIANG Yufeng    ZHANG Zhiming    CUI Maihui    YIN Yehong
Affiliation:1.Institute of Naval Equipment,Beijing 102249,China;2.Wuhan National Laboratory for Optoelectronics,Wuhan 430073,China)
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号