首页 | 本学科首页   官方微博 | 高级检索  
     

应用于SoC功能验证的快速处理器仿真模型
引用本文:孟建熠,黄凯,严晓浪,葛海通.应用于SoC功能验证的快速处理器仿真模型[J].浙江大学学报(自然科学版 ),2009,43(3):401-405.
作者姓名:孟建熠  黄凯  严晓浪  葛海通
作者单位:浙江大学 超大规模集成电路设计研究所, 浙江 杭州 310027
摘    要:针对处理器仿真模型在SoC功能验证中效率低下的问题,提出了一种基于时间域和空间域仿真冗余压缩的处理器快速仿真模型.基于时间域的仿真冗余压缩方法通过监测总线工作状态,消除总线空闲下的系统冗余仿真.基于空间域的仿真冗余压缩方法通过监测程序访问存储器的地址空间,缩减访问本地存储空间时的冗余系统仿真.实验结果表明,该模型在保证仿真精度高于80%的基础上,可有效减少系统冗余的仿真事务;当2种方法联合应用时平均提高仿真速度6027倍左右,从而提高软硬件协同设计的效率.

关 键 词:处理器仿真模型  时间域压缩  空间域压缩  软硬件协同设计

Fast processor simulation model for SoC function verification
MENG Jian-yi,HUANG Kai,YAN Xiao-lang,GE Hai-tong.Fast processor simulation model for SoC function verification[J].Journal of Zhejiang University(Engineering Science),2009,43(3):401-405.
Authors:MENG Jian-yi  HUANG Kai  YAN Xiao-lang  GE Hai-tong
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《浙江大学学报(自然科学版 )》浏览原始摘要信息
点击此处可从《浙江大学学报(自然科学版 )》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号