首页 | 本学科首页   官方微博 | 高级检索  
     

高性能乘加单元的设计
引用本文:侯华敏 杨虹. 高性能乘加单元的设计[J]. 微电子学, 2005, 35(5): 509-512,516
作者姓名:侯华敏 杨虹
作者单位:[1]重庆邮电学院,重庆400065 [2]电子科技大学微电子与固体电子学院,四川成都610054
基金项目:重庆市高等学校优秀中青年骨干教师资助计划
摘    要:设计了一个16位的高性能乘法累加单元,该电路能在单周期同时完成有符号与无符号整数的乘加、乘减运算,并且具有饱和运算功能.乘加单元采用改进的Booth编码乘法;把补码取反后加1的运算作为一个部分积,把累加数作为一个部分积,符号扩展位缩减后得到的补偿值为常数;部分积累加部分采用4-2压缩器;进位传递加法采用Brent-Kung加法,使结构对称紧凑.乘法累加单元采用hhnec 0.25 μm工艺实现,关键路径延时为4 ns.

关 键 词:乘法累加单元  改进Booth编码  Brent-Kung加法  饱和运算
文章编号:1004-3365(2005)05-0509-04
收稿时间:2004-11-30
修稿时间:2004-11-302005-01-20

Design of a High Performance Multiply-Accumulator
HOU Hua-min, YANG Hong. Design of a High Performance Multiply-Accumulator[J]. Microelectronics, 2005, 35(5): 509-512,516
Authors:HOU Hua-min   YANG Hong
Affiliation:1. Chongqing University of Posts and Telecommunications , Chongqing , 400065;2. University of Electronics Science and Technology of China, Chengdu, Sichuan 610054, P. R. China
Abstract:
Keywords:Multiply-accumulator   Modified Booth encoder   Brent-Hung adder   Saturation algorithm
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号