首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的PCI总线仲裁器设计
引用本文:聂鑫,田建生,梁远灯.基于FPGA的PCI总线仲裁器设计[J].计算机测量与控制,2005,13(8):817-820.
作者姓名:聂鑫  田建生  梁远灯
作者单位:武汉大学,电子信息学院,湖北,武汉,430079;武汉大学,电子信息学院,湖北,武汉,430079;武汉大学,电子信息学院,湖北,武汉,430079
基金项目:国家“十五”计划资助项目(2001AA631050)。
摘    要:利用现场可编程门阵列(FPGA)设计PCI总线仲裁器,以适应各种不同要求的应用场合。遵循总线仲裁循环优先级算法原则.选用分布式仲裁结构.利用VHDL语言将PCI总线、总线仲裁器和功能模块进行联合优化设计.实现基于FPGA的PCI总线仲裁器。

关 键 词:PCI总线  仲裁算法  仲裁结构  FPGA  总线仲裁器  硬件描述语言
文章编号:1671-4598(2005)08-0817-04
修稿时间:2004年11月2日

Design of PCI Bus Arbitration Device Based on FPGA
Nie Xin,Tian Jiansheng,Liang Yuandeng.Design of PCI Bus Arbitration Device Based on FPGA[J].Computer Measurement & Control,2005,13(8):817-820.
Authors:Nie Xin  Tian Jiansheng  Liang Yuandeng
Abstract:To meet various situation the bus arbitration device is designed using FPGA. Followed the principle of Bus arbitration Circulation preference Arithmetic, selected the configuration of distributing arbitration is selected. By using VHDL language, PCI bus,bus arbitration Device and the module of function are designed with the method of coalesce optimization, PCI Bus Arbitration Device is realized based on FPGA.
Keywords:PCI bus  arbitration arithmetic  arbitration configuration  FPGA  bus arbitration device  hardware describe language
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号