首页 | 本学科首页   官方微博 | 高级检索  
     

6位A/D转换器流水线电路结构的改进设计
引用本文:韩雁,王泽,方斌.6位A/D转换器流水线电路结构的改进设计[J].微电子学,2005,35(5):461-464,469.
作者姓名:韩雁  王泽  方斌
作者单位:浙江大学信息与电子工程系微电子所 浙江杭州310027 (韩雁,王泽),浙江大学信息与电子工程系微电子所 浙江杭州310027(方斌)
摘    要:文章介绍了流水线电压型结构A/D转换器的一种改进设计。该6位A/D转换器采用6个相同的处理单元级联,每个处理单元(内部倍乘作差单元统一设计)对所输入的模拟信号进行量化,输出一位数字信号,并把经该级处理后剩下的量化噪声信号传入下一处理单元,如此下去,直至最后一个处理单元。电路采用0.6μm双阱、双多晶硅、双金属线的标准CMOS工艺实现,芯片面积为2.05 mm×1.95 mm=3.9975 mm2,共有28个I/O管脚。

关 键 词:A/D转换器  流水线结构  电压型  倍乘/减法电路
文章编号:1004-3365(2005)05-0461-04
收稿时间:2004-12-13
修稿时间:2004-12-132005-03-06

An Improvement of Pipelined Structure for a 6-Bit A/D Converter
HAN Yan,WANG Ze,FANG Bin.An Improvement of Pipelined Structure for a 6-Bit A/D Converter[J].Microelectronics,2005,35(5):461-464,469.
Authors:HAN Yan  WANG Ze  FANG Bin
Abstract:
Keywords:A/D converter  Pipelined architecture  Voltage scaling  Double/difference block
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号