首页 | 本学科首页   官方微博 | 高级检索  
     

双DSP结构的捷联控制与解算系统设计
引用本文:高延滨,孙华,曾建辉. 双DSP结构的捷联控制与解算系统设计[J]. 微计算机信息, 2008, 24(28)
作者姓名:高延滨  孙华  曾建辉
摘    要:设计了基于双DSP结构的捷联控制与解算系统.该系统以高性能的浮点处理器TMS320VC33作为捷联系统实时解算的核心,以TMS320VC5402作为通道控制、数据采集的控制核心.并结合FPGA的组合逻辑和时序逻辑,构成了高集成度的嵌入式系统.该系统具有采样速度快、浮点处理精度高、稳定性好等特点.可以充分满足捷联导航系统的要求.

关 键 词:捷联惯导系统

The system design of strapdown controlling and solution system based on the structure of double DSP
GAO Yan-bin,SUN Hua,ZENG Jian-hui. The system design of strapdown controlling and solution system based on the structure of double DSP[J]. Control & Automation, 2008, 24(28)
Authors:GAO Yan-bin  SUN Hua  ZENG Jian-hui
Abstract:
Keywords:DSP  FPGA  HPI
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号