首页 | 本学科首页   官方微博 | 高级检索  
     

用于数字音频广播接收机的全码率维特比译码集成电路
引用本文:高永红,王志华,王建昕,董在望. 用于数字音频广播接收机的全码率维特比译码集成电路[J]. 电子学报, 1998, 26(8): 111-113
作者姓名:高永红  王志华  王建昕  董在望
作者单位:清华大学电子工程系!北京,100084,清华大学电子工程系!北京,100084,清华大学电子工程系!北京,100084,清华大学电子工程系!北京,100084
摘    要:卷积编码维特比译码集成电路是数字音频广播接收机信道译码的关键部件.本文介绍了一种维特比译码集成电路的设计,该电路符合欧洲数字音频广播信道译码的标准要求,可对数字声音卷积编码的全部码率(8/9,…,1/2,…,1/3,…,1/4)进行译码,最高译码输出码率大于2048kbps,集成电路采用瑞典爱立信公司的P540.6μmCMOS工艺设计和制造,核心面积为10mm2,芯片总面积为25mm2,等效逻辑门数为27,000门测试结果表明芯片满足所有设计要求.目前已用于我们开发的数字音频广播接收机中.

关 键 词:维特比译码器 信道译码 集成电路 数字音频广播

用于数字音频广播接收机的全码率维特比译码集成电路
Gao Yonghong, Wang Zhihua, Wang Jianxin, Dong Zaiwang. 用于数字音频广播接收机的全码率维特比译码集成电路[J]. Acta Electronica Sinica, 1998, 26(8): 111-113
Authors:Gao Yonghong   Wang Zhihua   Wang Jianxin   Dong Zaiwang
Abstract:
Keywords:Viterbi decoder   Channel decoding   Integrated circuit   Digital audio broadcasting
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号