首页 | 本学科首页   官方微博 | 高级检索  
     

用于APFC的低功耗MOSFET驱动电路设计
引用本文:史凌峰,王庆斌,许文丹,苗紫晖. 用于APFC的低功耗MOSFET驱动电路设计[J]. 西安电子科技大学学报(自然科学版), 2011, 38(1): 54-58,65. DOI: 10.3969/j.issn.1001-2400.2011.01.009
作者姓名:史凌峰  王庆斌  许文丹  苗紫晖
作者单位:西安电子科技大学超高速电路设计与电磁兼容教育部重点实验室;西安电子科技大学电路设计研究所;上海卫星工程研究所;
基金项目:国家自然科学基金资助项目(60876023); 超高速电路设计与电磁兼容教育部重点实验室资助项目
摘    要:设计了一款用于驱动有源功率因数校正外部功率MOSFET的驱动电路.该电路包括电平移位和图腾柱输出级两个部分.电平移位采用电流镜结构,通过控制偏置电流降低电路功耗.图腾柱输出级通过加入死区时间降低功耗,并将高压P管的栅电压箝位在6 V和11 V之间,不仅能够降低功耗,也节省了版图面积.基于0.4μm BCD工艺,采用HSPICE仿真结果表明,在VDD为14 V,开关频率为75 kHz时,整体电路的功耗约为7.34 mW,并节约了15%的版图面积.

关 键 词:有源功率因数校正  低功耗  电平移位  功率MOSFET
收稿时间:2010-03-24

Design of the low-power MOSFET driver circuit for APFC
SHI Lingfeng,WANG Qingbin,XU Wendan,MIAO Zihui. Design of the low-power MOSFET driver circuit for APFC[J]. Journal of Xidian University, 2011, 38(1): 54-58,65. DOI: 10.3969/j.issn.1001-2400.2011.01.009
Authors:SHI Lingfeng  WANG Qingbin  XU Wendan  MIAO Zihui
Affiliation:(1. Ministry of Education Key Lab. of High-Speed Circuit Design and EMC, Xidian Univ., Xi'an  710071, China;2. Research Inst. of Circuit Design, Xidian Univ., Xi'an  710071, China;3. Shanghai Institute of Satellite Engineering, Shanghai  200240, China)
Abstract:A drive circuit for driving an external power MOSFET is designed for active power factor correction(APFC),which consists of a level-shift circuit and a single totem-pole output stage.The level-shift circuit adopts the current mirror structure so that it can reduce the power dissipation by adjusting the bias current.The dead time in the single totem-pole output stage can also decrease the power dissipation.Clamping the control signal VGS for the high voltage PMOS between 6V and 11V not only makes low consump...
Keywords:active power factor correction  low-power  level-shift  power MOSFET  
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《西安电子科技大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《西安电子科技大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号