首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的图像卷积IP核的设计与实现
引用本文:朱学亮,柴志雷,钟传杰,张平.基于FPGA的图像卷积IP核的设计与实现[J].微电子学与计算机,2011,28(6).
作者姓名:朱学亮  柴志雷  钟传杰  张平
作者单位:江南大学,物联网工程学院,江苏,无锡,214122
基金项目:四川省科技支撑计划项目
摘    要:提出了一种基于FPGA的卷积运算IP核的设计方法.充分利用FPGA的并行体系架构和丰富的块存储资源采用规则的模块化的设计方法并兼顾可扩展的原则完成了二维图像卷积IP核的设计,实现了实时图像卷积运算中卷积窗口大小和卷积系数的灵活调整.这种新的卷积IP核在充分节约硬件资源的前提下很好地满足了实际的应用,使得卷积运算在图像处理应用中更加灵活方便.

关 键 词:卷积  图像处理  IP核

Design and Implemenation of FPGA-based Convolution IP Core for Image Processing
ZHU Xue-liang,CHAI Zhi-lei,ZHONG Chuan-jie,ZHANG Ping.Design and Implemenation of FPGA-based Convolution IP Core for Image Processing[J].Microelectronics & Computer,2011,28(6).
Authors:ZHU Xue-liang  CHAI Zhi-lei  ZHONG Chuan-jie  ZHANG Ping
Affiliation:ZHU Xue-liang,CHAI Zhi-lei,ZHONG Chuan-jie,ZHANG Ping(College of Internet of Things,Jiangnan University,Wuxi 214122,China)
Abstract:
Keywords:FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号