首页 | 本学科首页   官方微博 | 高级检索  
     

基于SoC和软硬件协同处理的可重构JPEG2000实现
引用本文:王怡健,李会方,罗鹏,吉作约子.基于SoC和软硬件协同处理的可重构JPEG2000实现[J].微电子学与计算机,2011,28(6):74-78,83.
作者姓名:王怡健  李会方  罗鹏  吉作约子
作者单位:西北工业大学,电子信息学院,陕西,西安,710129
摘    要:提出一种基于SOC、具有可重构功能的JPEG2000软硬件协同实现方案.重点分析并实现了一种提升9/7、5/3算法的统一流水线结构.对于标准算法中的彩色变换、内容模型生成模块、Tier1编码和MQ编码器采用硬件加速处理,并对图像预处理单元、Tier2编码和系统控制功能则采用软件在NiosⅡ嵌入式系统上实现.最后采用以Altera公司的EP3C25F672作为核心芯片的开发系统,对该算法进行了软、硬件仿真,结果证明采用软、硬件协同处理,能有效地克服JPEG2000在实际应用中存在的速度和灵活性之间的瓶颈,具有计算效率高和芯片利用率高等一系列优点.

关 键 词:JPEG2000  图像压缩  现场可编程门阵列  提升小波变换

Reconfigurable Implementation of JPEG2000 Based on SOC and Software/Hardware Cooperation
WANG Yi-jie,LI Hui-fang,LUO Peng,JIZUO Yue-zi.Reconfigurable Implementation of JPEG2000 Based on SOC and Software/Hardware Cooperation[J].Microelectronics & Computer,2011,28(6):74-78,83.
Authors:WANG Yi-jie  LI Hui-fang  LUO Peng  JIZUO Yue-zi
Affiliation:WANG Yi-jie,LI Hui-fang,LUO Peng,JIZUO Yue-zi(School of Electronics and Information,Northwestern Polytechnical University,Xi′an 710129,China)
Abstract:In the paper the reconfigurable solution of implementation of JPEG2000 algorithm based on SOC and software/harware Cooperation is presented,and combined pipeline architecture for the 5-3 and 9-7 lifting wavelet transforms is designed.The module such as,color space transform,context formation,tier1 encoder and arithmetic encoder have been realized with our proposed architectures on FPGA to improve speed.The functions of image preprocessing,tier2 encoder and system control etc.have been finished with Nios II ...
Keywords:JPEG2000
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号