首页 | 本学科首页   官方微博 | 高级检索  
     

基于模拟余差的7位200MS/s分级折叠式A/D转换器
引用本文:王百鸣,洪岳炜,孟晓胜.基于模拟余差的7位200MS/s分级折叠式A/D转换器[J].微电子学,2012,42(6).
作者姓名:王百鸣  洪岳炜  孟晓胜
作者单位:1. 深圳大学信息工程学院,广东深圳,518060
2. 深圳大学光电子学研究所,广东深圳,518060
基金项目:国家自然科学基金资助项目
摘    要:提出一种基于模拟余差的分级折叠式A/D转换器,对其原理和电路结构进行了分析,阐述了提高A/D转换器性能的关键问题.测试结果表明,设计的A/D转换器转换速率为200 MS/s;在输入信号为6.0 MHz时,信噪谐波比(SINAD)为45.1 dB,有效位数(ENOB)为7.2位.给出了A/D转换器电路的具体结构,以及测试波形和动态性能参数测试结果.

关 键 词:A/D转换器  分级  折叠  模拟余差

A 7-Bit 200-MS/s Subranging Folding A/D Converter Based on Residue of Analogue Quantity
WANG Baiming , HONG Yuewei , MENG Xiaosheng.A 7-Bit 200-MS/s Subranging Folding A/D Converter Based on Residue of Analogue Quantity[J].Microelectronics,2012,42(6).
Authors:WANG Baiming  HONG Yuewei  MENG Xiaosheng
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号