首页 | 本学科首页   官方微博 | 高级检索  
     

应用于ICS PCIE Gen2的扩频时钟模块电路
引用本文:葛浩正,韩国旋,许培元.应用于ICS PCIE Gen2的扩频时钟模块电路[J].信息技术与信息化,2024(3):162-165.
作者姓名:葛浩正  韩国旋  许培元
作者单位:航空工业西安航空计算技术研究所
摘    要:为了满足ICS(internet connection sharing,因特网连接共享)PCIE Gen2协议,可提供输入时钟信号给PC、PCIE桥芯片以及以太网等芯片,利用时钟扩频技术的研究来减少系统的电磁干扰问题。基于应用于ICS PCIE Gen2协议的设计要求,通过采用SMIC 0.18μm工艺设计传统锁相环结构,包括鉴频鉴相器、电荷泵、环路滤波器、环形振荡器、分频器以及相位插值器所设计的扩频时钟模块电路,实现了在满足指标400 MHz输出频率的基础上对扩频深度控制在-5×10-3以内,频谱峰值能量降低了10.32 dB,输出相位噪声在1 MHz频偏下为-107.378 dBc/Hz。未扩频模式下输出时钟的确定性抖动为31.6 ps,周期间RMS抖动为5.1 ps;进行扩频后,周期间RMS抖动为8.6 ps,满足了ICS PCIE Gen2的协议要求。

关 键 词:ICS  PCIE  Gen2协议  扩频时钟模块电路  电磁干扰  振荡器  相位插值器
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号